您好,歡迎來到易龍商務網!
【廣告】
發布時間:2020-08-08 12:13  







三、DIP后焊不良-元件腳長
特點:零件線腳吃錫后,其焊點線腳長度超過規定之高度者。
允收標準:φ≦0.8mm → 線腳長度小于2.5mm;φ>0.8mm → 線腳長度小于3.5mm
影響性:1.易造成錫裂。2.吃錫量易不足。3.易形成安距不足。
1,元件腳長造成原因:
1)插件時零件傾斜,造成一長一短。
2)加工時裁切過長。
元件腳長補救措施:
A.確保插件時零件直立,可以加工的方式避免傾斜。
B.加工時必須確保線腳長度達到規長度。
3)注意組裝時偏上、下限之線腳長。

就這樣品質說RD沒有要求廠商將保質期寫入承認書,RD說廠商一般都不會寫這樣的信息,如有需要請采購溝通。扯皮和搗糨糊永遠是需要學會的技術!下面我們就進入正題,為這位SQE朋友找出公正的裁判員。
一開始,先跟大家分享一下,其實針對電子元器件的儲存,運輸是有相應的標準的。國際上IEC和國內的GB/T都有定義,先把原始標準文件分享出來
PS:GB/T的標準內容相對比較滯后,如果大家需要應用的實際工作中還是需要參照IEC的標準,從搜集信息的結果看GB/T目前還是2003版本參考IEC的版本更離譜到1998版,而IEC的標準目前已經到了2007版了,大家可以將這兩份文件都存起來,便于對比理解。但DIP封裝形式封裝效率是很低的,其芯片面積和封裝面積之比為1:1。